崗位職責(zé):
1. 對(duì)接客戶需求,分析需求并確認(rèn);
2. FPGA的最優(yōu)方案設(shè)計(jì),負(fù)責(zé)產(chǎn)品的FPGA邏輯實(shí)現(xiàn);
3. FPGA功能的測(cè)試計(jì)劃編寫,測(cè)試記錄編寫;
4. 按項(xiàng)目管理規(guī)范的要求編制FPGA實(shí)現(xiàn)相關(guān)研發(fā)技術(shù)文檔,使用說明,生產(chǎn)作業(yè)說明,全部相關(guān)資料歸檔;
5. 負(fù)責(zé)產(chǎn)品的維修、現(xiàn)場(chǎng)調(diào)試,必要時(shí)與客戶進(jìn)行現(xiàn)場(chǎng)測(cè)試對(duì)接;對(duì)客戶進(jìn)行所研發(fā)產(chǎn)品的應(yīng)用培訓(xùn);
6. 對(duì)原有產(chǎn)品的優(yōu)化、升級(jí)等工作;
任職要求:
1. 電子信息、計(jì)算機(jī)、自動(dòng)控制等相關(guān)專業(yè),有3年以上FPGA開發(fā)經(jīng)驗(yàn),了解電子產(chǎn)品設(shè)計(jì)流程、方法和步驟;熟悉數(shù)字邏輯電路工作原理及應(yīng)用;
2. 熟悉Xilinx(如Kintex7系列,Zynq7系列及更高版本系列)、Altera等常用FPGA芯片基本資源、功能和性能;熟練使用verilog,VHDL語(yǔ)言進(jìn)邏輯設(shè)計(jì);
3. 熟悉常用接口的FPGA邏輯功能實(shí)現(xiàn),如通信串口(UART、RS232、RS484、IIC、SPI、USB、CAN),DDR、Flash等存儲(chǔ)器控制接口,基本的數(shù)字信號(hào)處理FPGA邏輯實(shí)現(xiàn),基本的以太網(wǎng)/IP數(shù)據(jù)通信邏輯實(shí)現(xiàn),F(xiàn)PGA上的SOPC設(shè)計(jì)等;
4. 能快速看懂電路原圖,會(huì)使用常用電路設(shè)計(jì)軟件如Altium Designer或Cadence等進(jìn)行圖紙查看和簡(jiǎn)單編輯;
5. 具有良好的FPGA功能性能調(diào)試、診斷、測(cè)試能力,能夠使用示波器,邏輯分析儀等工具進(jìn)行問題快速診斷和解決;
6. 有良好的研發(fā)設(shè)計(jì)文檔寫作能力、意識(shí)和習(xí)慣;具備閱讀英文技術(shù)資料基本能力;具備良好電子系統(tǒng)產(chǎn)品設(shè)計(jì)理念;
7. 具備一定項(xiàng)目流程知識(shí)和管理知識(shí);
8. 曾經(jīng)參加過電子類的設(shè)計(jì)競(jìng)賽并獲獎(jiǎng)?wù)邇?yōu)先;
9. 吃苦、耐勞,有良好的團(tuán)隊(duì)意識(shí)與合作精神;有責(zé)任心、誠(chéng)實(shí)守信,好的學(xué)習(xí)能力,能長(zhǎng)期穩(wěn)定工作;
10. 在項(xiàng)目需要時(shí)能夠接受階段性的較長(zhǎng)時(shí)間加班;
11. 根據(jù)項(xiàng)目需要服從出差安排。
其他:
發(fā)送簡(jiǎn)歷至郵箱:shdz@cdshdzkj.com
電話:028-86007955
地址:成都市雙流區(qū)西航港大道中四段2號(hào)